Mentre la linea di prodotti Zen 5 prosegue nella fase finale del suo ciclo di rilascio, cresce l'attesa per la futura generazione dell'architettura Zen. Contrariamente alla tradizionale attenzione su frequenza e IPC, le ultime informazioni trapelate hanno messo in evidenza i significativi progressi architettonici di Zen 6.
Le informazioni rivelano che Zen 6 apporta cambiamenti significativi fin dal livello CCD. Utilizzando il nodo di processo N2 di TSMC, il CCD Zen 6 ha una dimensione di circa 76 millimetri quadrati, analogamente ai 71 millimetri quadrati di Zen 5 e ai 72 millimetri quadrati di Zen 4. Tuttavia, il numero di core è aumentato da 8 a 12, e la cache L3 da 32 a 48 MB, riflettendo un aumento del 50% nella densità di core e cache. Questo illustrano l'uso strategico da parte di AMD dei vantaggi del nodo di processo per migliorare efficacemente la logica e la cache on-chip, piuttosto che aumentare semplicemente l'area del chip per incrementare le specifiche.

L'evoluzione dell'architettura Zen negli ultimi anni mostra una traiettoria coerente: Zen 2 utilizzava un'area CCD di circa 77 mm2 con il processo N7, caratterizzato da un layout modulare 2 × 4 di core con una cache L3 di 2 × 16 MB; Zen 3 unificò questa in una struttura singola L3 a 8 core e 32 MB nello stesso processo, ampliando l'area a circa 83 mm2. Con la transizione a Zen 4 e al processo N5, il CCD si ridusse a circa 72 mm2, mantenendo la configurazione di 8 core e 32 MB di cache L3. Zen 5 è stato ulteriormente razionalizzato fino a circa 71 mm2 su N4, mentre Zen 6 ritorna a una gamma di metà 70 millimetri quadrati, con una sostanziale ristrutturazione interna che passa da "ridurre l'area" a "migliorare le risorse efficaci per unità di superficie".
Il processo N2 è cruciale per questa trasformazione. Il nodo N2 di TSMC introduce la struttura del transistor NanoSheet per le CPU AMD, offrendo maggiori capacità di azionamento e controllo del gate mantenendo condizioni di potenza e tensione simili rispetto ai FinFET. Questo avanzamento facilita il posizionamento di core e cache fianco a fianco all'interno di un CCD, riducendo la complessità del cablaggio e della tempistica e consentendo un numero maggiore di core senza un ampliamento significativo del chip. La cache L3 da 48 MB beneficia di miglioramenti della densità che i processi precedenti non potevano gestire in un'area simile.
È fondamentale distinguere che l'aggiunta di più core non è semplicemente una questione di "stacking core". Un CCD con 12 core richiede una rivalutazione delle interconnessioni core, del partizionamento L3 e della comunicazione con l'IOD per bilanciare latenza e coerenza senza compromettere i guadagni di densità. Zen 6 probabilmente impiega una cache slicing raffinata e una topologia di interconnessione più efficiente all'interno del CCD, assicurando livelli di latenza mantenuti per le interazioni single-core e cross-core, essenziali per estendere i CCD da 12 core a applicazioni server e desktop.
La strategia di prodotto differenziata di Zen 6 è altrettanto significativa. La confermata EPYC Venice debutterà con il processo N2, mentre le prossime linee Zen 6 potrebbero impiegare il processo N2P, mantenendo l'IOD al nodo N3P, con alcuni modelli entry-level che potrebbero continuare con N3P. Questo approccio sottolinea la recente strategia di AMD di impiegare processi all'avanguardia ed efficienti in termini di costi per i CCD, riservando l'I/O a nodi stabili per gestire costi di produzione e rischi di rendimento.
Per quanto riguarda le specifiche, i processori desktop Zen 6 prospettano un futuro promettente. Un singolo CCD da 12 core permette a una configurazione dual CCD di scalare naturalmente a 24 core e 48 thread, eliminando la necessità di configurazioni specializzate o di classe server. L'aumento della cache L3 ha un impatto significativo su attività sensibili alla latenza e giochi, offrendo una capacità fisica aggiuntiva per future soluzioni X3D.
In base alle informazioni attuali, le modifiche ai CCD di Zen 6 riflettono un aumento controllato della densità piuttosto che un radicale aumento dei componenti; il numero di core e la crescita della cache sono ottenuti attraverso processi strategici e miglioramenti del layout all'interno di un formato compatto. Questa filosofia di design è in linea con la progressione ponderata di AMD e prepara Zen 6 per un'ampia applicabilità in server, desktop e piattaforme mobili.