Alors que la gamme de produits Zen 5 progresse dans la deuxième moitié de son cycle de lancement, l'engouement monte autour de l'architecture Zen de nouvelle génération. Plutôt que de se concentrer uniquement sur la fréquence et l'IPC, des fuites récentes ont révélé des progrès architecturaux significatifs avec Zen 6.
Des informations divulguées indiquent que Zen 6 introduit des changements à partir du niveau CCD. En utilisant le nœud de processus N2 de TSMC, le CCD de Zen 6 est environ de 76 millimètres carrés, semblable à Zen 5 avec 71 millimètres carrés et Zen 4 avec 72 millimètres carrés. Cependant, le nombre de cœurs est passé de 8 à 12, et le cache L3 est passé de 32 à 48 Mo, reflétant une augmentation de 50% des densités de cœur et de cache. Cela démontre l'utilisation stratégique par AMD de l'avantage du nœud de processus pour améliorer l'efficacité logique et du cache sur puce, au lieu d'élargir simplement la surface de la matrice pour des spécifications accrues.

L'évolution du CCD de l'architecture Zen dans les générations précédentes révèle une trajectoire cohérente : Zen 2 utilisait une surface CCD d'environ 77 mm² avec le processus N7, avec une disposition modulaire de 2 × 4 cœurs et 2 × 16 Mo de cache L3 ; Zen 3 a unifié cela en une structure L3 unique à 8 cœurs et 32 Mo sur le même processus, augmentant la surface à environ 83 mm². Avec le passage de Zen 4 au N5, le CCD a été réduit à environ 72 mm², conservant la configuration L3 à 8 cœurs et 32 Mo. Zen 5 a encore optimisé cela à environ 71 mm² sur le N4. À présent, Zen 6 atteint environ 70 millimètres carrés, mais avec une restructuration interne substantielle se focalisant sur "l'amélioration des ressources efficaces par unité de surface" plutôt que la simple "compression de la surface".
Le processus N2 est central dans cette transformation. Le nœud N2 de TSMC fait ses débuts dans la structure de transistor NanoSheet pour les processeurs AMD, offrant une capacité de contrôle supérieure aux mêmes niveaux de puissance et de tension comparé aux FinFET. Cette avancée facilite le placement des cœurs et des caches à proximité dans un CCD, réduisant la complexité du câblage et de la synchronisation, et permettant un nombre accru de cœurs sans augmentation substantielle de la matrice. Le cache L3 de 48 Mo bénéficie d'améliorations de densité que les processus précédents ne pouvaient accommoder dans une zone comparable.
Il est crucial de noter que l'augmentation du nombre de cœurs n'est pas simplement une question d'"empilement de cœurs". Un CCD à 12 cœurs nécessite une réévaluation des interconnexions de cœur, du partitionnement L3, et de la communication avec les IOD pour maintenir la latence et la cohérence tout en profitant des gains de densité. Zen 6 emploie probablement une gestion plus fine du cache et une topologie d'interconnexion améliorée au sein du CCD, assurant des niveaux de latence stables pour les interactions entre cœurs, point essentiel pour élargir les CCD à 12 cœurs pour les applications serveur et de bureau.
La stratégie produit différenciée de Zen 6 est également cruciale. L'EPYC Venice confirmé sera le premier à utiliser le processus N2, tandis que d'autres processeurs Zen 6 probables seront dotés de N2P, gardant l'IOD au nœud N3P avec certaines versions d'entrée de gamme restant sous N3P. Cette approche met en évidence la stratégie d'AMD consistant à utiliser des processus avant-gardistes et rentables pour les CCD tout en réservant les opérations moins sensibles à la fréquence à des nœuds stables pour gérer les coûts et les risques de production.
En termes de spécifications, les processeurs de bureau Zen 6 présentent une perspective prometteuse. Un seul CCD à 12 cœurs permet une configuration double CCD atteignant 24 cœurs et 48 threads, éliminant le besoin de configurations spécialisées ou destinées aux serveurs. L'augmentation du cache L3 a un impact significatif sur les tâches et jeux sensibles à la latence, offrant plus de capacité physique pour les futures solutions X3D.
Selon nos connaissances actuelles, les modifications CCD de Zen 6 reflètent une augmentation contrôlée de la densité plutôt qu'un empilement drastique ; l'ajout de cœurs et l'augmentation du cache sont réalisés grâce à des processus stratégiques et des améliorations de la mise en page dans un espace compact. Cette philosophie de conception aligne Zen 6 sur la progression méthodique d'AMD, rendant la technologie adaptée à un large éventail d'applications serveurs, desktops, et mobiles.