Intel rüstet Next-Gen-Chips mit 144 MB Cache aus, um AMDs 3D V-Cache Konkurrenz zu machen

kyojuro Mittwoch, 26. November 2025

Die kommenden Nova Lake-Prozessoren von Intel wurden ursprünglich mit einem großzügigen L3-Cache ausgestattet. Neue Informationen deuten jedoch darauf hin, dass dieser erweiterte Last-Level-Cache, bekannt als bLLC, derzeit ausschließlich für freigeschaltete SKUs verfügbar sein wird. Mehrere Brancheninsider haben angedeutet, dass Intel Produkte entwickelt, die speziell zur Konkurrenz mit AMDs Ryzen X3D-Line-up bestimmt sind, mit einem Schwerpunkt auf Desktop- und mobilen Plattformen, die unter dem Core Ultra-Branding in der Nova Lake-Ära firmieren.

Es wird allgemein erwartet, dass Nova Lake-Konfigurationen mit 8 Performance-Kernen und 16 Efficiency-Kernen die wahrscheinlichsten Anwärter für diesen zusätzlichen Cache sein werden. Diese Prozessoren werden voraussichtlich unter der Core Ultra 5 oder anderen High-End-Serien klassifiziert. Es ist bemerkenswert, dass es bisher keine endgültigen Beweise dafür gibt, ob High-End-SKUs, die über Overclocking-Fähigkeiten verfügen, auch bLLC enthalten werden.

Aktuell stellt sich die Nova Lake-Familie vorläufig wie folgt dar: Core Ultra 9, mit bis zu 16 Performance-Kernen, 32 Efficiency-Kernen und 4 LP-E-Kernen bei etwa 150 W thermischer Leistung; Core Ultra 7 mit 14 Performance-Kernen, 24 Efficiency-Kernen und 4 LP-E-Kernen, ebenfalls mit 150 W bewertet; Das Core Ultra 5 Segment bietet eine Auswahl an Konfigurationen wie 8 Performance-Kerne, 24 Efficiency-Kerne und 4 LP-E-Kerne bei 150 W. Das Core Ultra 5-Segment beherbergt mehrere Konfigurationen wie 8P+16E+4 LP-E (125W, angeblich mit einer bLLC-Version erhältlich), 8P+12E+4 LP-E (125W, ebenfalls mit bLLC verfügbar) und 6P+8E+4 LP-E (125W, ohne großen Cache); dazu gehört auch der Einstiegs-Core Ultra 3 mit 4P+8E+4 LP-E und 4P+4E+4 LP-E, beide bei 65W. Diese Linie spiegelt die zuvor durchgesickerten Konfigurationen von 52-Core-, 28-Core- und 16-Core-Chips wider, obwohl unklar bleibt, welche letztlich in Produktion gehen werden.

Die besprochenen 144 MB Cache-Kapazität beziehen sich auf einen weiteren umfangreichen Last-Level-Cache, der auf der originalen Architektur basiert. Diese Größe schließt den L2/L3-Cache aus, der den P- und E-Kernen innewohnt, stellt jedoch einen zusätzlichen 144 MB Last-Level-Cache dar, angesiedelt dort, wo sich die Recheneinheiten befinden. Einige Quellen spekulieren sogar, dass bestimmte Core Ultra 9-Modelle ein "dual bLLC-die"-Design beinhalten könnten, was die Gesamt LLC-Kapazität auf 180 MB ausweiten könnte und damit die typischen Cache-Größen, die bei einigen aktuellen AMD-Gaming-Prozessoren mit 3D-V-Cache-Technologie zu finden sind, erreichen oder übertreffen würde.

Zunächst wurde allgemein angenommen, dass die bLLC-Architektur der Cache-Architektur von Intel Clearwater Forest ähneln würde, die als "System-Level-Cache" innerhalb des Basis-Die oder I/A-Bereichs existiert, um einen einheitlichen Cache-Pool für den gesamten SoC zu bieten. Diese Architektur ähnelt der herkömmlichen L3/L4-Skalierung und ist optimiert, um Latenz- und Bandbreitenverbesserungen um spezifische Kerncluster zu bieten, was potenziell erhebliche Vorteile in cache-sensitiven Gaming- und Hochleistungs-Computing-Szenarien mit sich bringt.

Fast jede Quelle stellt die bLLC-Implementierung als Intels entscheidenden strategischen Schritt gegen AMDs X3D-Serie dar. AMDs Einsatz von 3D V-Cache-Stapeln hat die Gaming-Performance in ausgewählten Ryzen 9000X3D-Modellen erheblich verbessert und viele der bisherigen Hindernisse überwunden, wodurch hohe Cache- und Frequenzfunktionen harmonisch koexistieren. Als Antwort darauf priorisiert Intel die bLLC für freigeschaltete SKUs, mit dem strategischen Ziel, das Leistungspotential in übertakteten Flaggschiff- und wertorientierten Modellen der mittleren Reihe zu maximieren, wobei zukünftige Entscheidungen über die Ausdehnung von bLLC auf gesperrte Modelle anhand von Marktfeedback getroffen werden.

Gemäß aktuellen Roadmaps wird erwartet, dass AMD auch während der Zen 6-Ära 3D-V-Cache vorantreiben wird, wobei das Cache-Stapeln iterativ verbessert und die Gaming-Leistung kontinuierlich gesteigert wird. Sollte es Intel gelingen, die Massenfertigung zu stabilisieren und bLLC in der Nova Lake-Generation umfassend zu Nutzen zu „Bewaffnung“, unterstützt durch erhöhte Kernezahlen, beschleunigte Speicherunterstützung und verbessertes I/O-Design, dann scheint ein wettbewerbsfähiger Showdown im Marktsegment der "Big Cache CPUs" unmittelbar bevorzustehen.

Verwandte Nachrichten

© 2026 - TopCPU.net